6.3用于DSP的System Generator  – 为什么在针对Virtex-4时,我看到乘法器模块仿真延迟和硬件延迟之间存在差异?-Altera-Intel社区-FPGA CPLD-ChipDebug