Virtex-4勘误表,LX25ES  –  IDELAY元件的时钟(C)输入被反转-Altera-Intel社区-FPGA CPLD-ChipDebug