6.3i PAR  – “错误:DesignRules:579  –  Netcheck:信号”xxxx“被发现与两个布线区域中的节点一起布线。”-Altera-Intel社区-FPGA CPLD-ChipDebug