Spartan-IIE / -3  –  LVDS和LVPECL的同步开关输出(SSO)指南-Altera-Intel社区-FPGA CPLD-ChipDebug

Spartan-IIE / -3 – LVDS和LVPECL的同步开关输出(SSO)指南

问题描述

Xilinx应用笔记179 Xilinx XAPP179 ),“在Spartan-II和Spartan-IIE FPGAS中使用SelectI / O接口”不包括LVDS和LVPECL的条目。建议这些信号的最大SSO数量是多少?

是否有针对Spartan-3的SSO指南?

解决/修复方法

注意:有关处理SSO的详细讨论,请参阅 Xilinx XAPP689 ):“在大型FPGA中管理地弹跳”。

对于SSO准则,请使用以下替换:

Spartan-IIE,LVDS:一对输出=一个LVTTL 2mA驱动器,具有快速压摆率

Spartan-IIE,LVPECL:一个输出对=一个LVTTL 24mA驱动器,具有快速压摆率

Spartan-IIE SSO指南在 Xilinx XAPP179 )中提供。选择“设计注意事项” – >“同时切换指南”。

由于Spartan-3 LVDS驱动器非常平衡,因此其开关会产生可忽略不计的瞬态电流。因此,在较小的器件/封装组合中,SSO通常不是问题。但是,SSO确实成为较大器件/封装组合的关注点,因此请注意Spartan-3的SSO准则。

Spartan-3 SSO指南在“Spartan-3直流和开关特性”数据表中提供,位于:

http://www.xilinx.com/xlnx/xweb/xil_publications_display.jsp?sGlobalNavPick=&sSecondaryNavPick=&category=-1209725&iLanguageID=1

选择“开关特性” – >“同时开关输出指南”。

请登录后发表评论

    没有回复内容