时序仿真显示XX的核心发生器内核的输出包含ROM和/或R。-Xilinx-AMD社区-FPGA CPLD-ChipDebug

时序仿真显示XX的核心发生器内核的输出包含ROM和/或R。

描述

关键词:XX,时序仿真

紧迫:热

一般描述:
包含ROM和/或RAM的核心发生器核心的输出
是XX在仿真中。

解决方案

X的核心发生器模块的输出可以看到
当函数生成器输入时包含ROM或RAM
强制GND或VCC(常系数乘法器,FIR)
例如,过滤器。

这个问题是由Xilinx映射器V1.4中的一个bug引起的。

在Xilinx FTP站点上有一个到V1.4映射器的修补程序。

Solaris:http://www. xLimx.com /txPux/Pub/sWelp/M1.4Suial/CaleY-So1717M14.TAR.Z
太阳神http://www. xLimx.com /txPAP/Pub/sWelp/M1.4Suial/CeeYeSun17yM14.TAR.Z
HPUX:http://www. xelimx.com /tx补丁/Pub/sWelp/M1.4Suial/CordeHp17M14.TAR.Z
Win 95/NT:HTTP://www. xLimx.COM/TXPATCHES/PUB/sWelp/M1.4MyActhix/CyeNT17ZIP

请登录后发表评论

    没有回复内容