LogiCORE 10千兆以太网MAC v5.0核心 – 万兆以太网MAC核的发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE 10千兆以太网MAC v5.0核心 – 万兆以太网MAC核的发行说明和已知问题

问题描述

一般问题描述:

本答复记录包含LogiCORE 10千兆以太网MAC v5.0核心的以下信息,该核心在6.3i IP更新3和IP更新4中发布:

– 什么是新的

– 已知的问题

有关安装说明和软件要求,请参阅(Xilinx答复19939) 6.3i IP更新3和(Xilinx答复20083) 6.3i IP更新4。

注意:万兆以太网MAC v5.0核心在6.3i IP Update 3和IP Update 4版本中都是相同的。

解决/修复方法

什么是新的

增强功能

– 为Virtex-4添加了支持。

– 通过删除XAUI输出选项简化核心(此功能现在在单独的核心XAUI LogiCORE中受支持,用户可以单独实例化)。

– 增强管理模块以使用主核心用户时钟和时钟使能,而不是在本地布线上使用MDC时钟。

– 统计块现在在发送器时钟域中运行。

– 增强的Verilog演示测试夹具。

– 与演示测试平台一起使用的增强型MTI脚本,使仿真更加清晰。

– 添加了新文档,包括“入门指南”和“用户指南”。

Bug修复

– 修正了一个问题,即具有特定损坏前导码的帧会导致后续帧被标记为坏,无论其有效性如何。

– 更正了如果前一个IFG在空闲时间内有一个或多个错误字符,将有效帧标记为CRC错误的问题。

– 修复了rx_statistics_vector中的长度/类型超出范围位的问题(v4.0中的位25或v5.0中的位28未正确计算尺寸不足的帧)。

已知的问题

– 生成XAUI v5.0 Core时复制到项目的数据表错误地命名为“xaui_ds365.pdf”。正确的名称应为“xaui_ds265”。这将在核心的下一个版本中修复。

请登录后发表评论

    没有回复内容