6.3i NetGen,时序仿真 – 运行时序仿真会导致“输入错误:实例上的RST” 必须在3个CLKIN时钟周期内置位。“-Altera-Intel社区-FPGA CPLD-ChipDebug