6.3i IP更新2核心生成器 – 新增和已知问题列表:IP-DSP-Altera-Intel社区-FPGA CPLD-ChipDebug

6.3i IP更新2核心生成器 – 新增和已知问题列表:IP-DSP

问题描述

本答复记录包含6.3i IP更新2中提到的“新内容”和“已知问题”。

注意:IP更新2(IP2_G)与ISE 6.3i软件CD捆绑在一起。要访问这些内核,您必须安装ISE 6.3i软件;没有单独的IP更新可供安装。

解决/修复方法

6.3i IP UPDATE 2中有什么新功能

卷积编码器v4.0

– 为Virtex-4添加了支持。

CORDIC v3.0

– 为Virtex-4添加了支持。

– 改进了量化误差的记录。

分布式算术FIR滤波器(DA FIR)v9.0

– 为Virtex-4添加了支持。

直接数字综合器(DDS)v5.0

– 为Virtex-4添加了支持。

快速傅立叶变换(xFFT)v3.0

– 为Virtex-4添加了支持。

– 新的流水线流I / O架构使用更少的内存。

– 点大小从8k扩展到64k。

交织器/ De-Interleaver v4.0

– 为Virtex-4添加了支持。

乘法器发生器v7.0

– 为Virtex-4添加了支持,包括XtremeDSP Slice。

乘法累加FIR滤波器(MACC FIR滤波器)v5.0

– 为Virtex-4添加了支持。

– 动态可选系数集 – 允许动态选择多达256个不同的系数集(已存储在存储器中)。

– 最大通道数从32增加到256。

Pipelined Divider v3.0

– 为Virtex-4添加了支持。

– 增加时钟使能(CE),异步清除(ACLR)和同步清除(SCLR)输入(系统生成器支持也需要)。

– 增加Ready for Data输出(RFD)。

– 与V2.0相比,延迟减少。

– 与V2.0相比减少了面积。

Reed Solomon解码器(RS解码器)v5.0

– 为Virtex-4添加了支持。

Reed Solomon编码器(RS编码器)v5.0

– 为Virtex-4添加了支持。

– 为可变数量的校验符号添加了支持。

– 为校验符号生成器的实现架构添加了支持。

正弦余弦查找表v5.0

– 为Virtex-4添加了支持。

维特比解码器(Viterbi)v4.0

– 增加了对Virtex-4的支持。

– 添加了同步功能。

6.3i IP UPDATE 2中的已知问题

LogiCORE CIC v3.0

– 对于使用数据输入的完整动态位范围的输入,CIC v3.0滤波器会出现溢出。

请参阅(Xilinx答复12480)

LogiCORE Complex Multiplier v1.0

– 制作了数据表更正。

请参阅(Xilinx答复19525)

LogiCORE DA FIR滤波器

– 使用VCS时,会发生行为和时序仿真之间的仿真不匹配。

请参阅(Xilinx答复19517)

– DA-FIR发生COREGen内存消耗问题。

请参阅(Xilinx答复18663)

– 计算DA FIR滤波器的时钟/流水线延迟。

请参阅(Xilinx答复4610)

LogiCORE DA FIR滤波器(也可能是其他核心)

– Verilog SimPrim X_SRLC16E报告错误,其中VHDL SimPrim X_SRLC16E仅报告警告。

请参阅(Xilinx答复19518)

LogiCORE DA FIR滤波器,MAC FIR

– 用于从Xilinx DA FIR和MAC FIR滤波器的浮点系数转换为定点系数的信息。

请参阅(Xilinx答复5366)

LogiCORE DDC v1.0,MAC FIR v5.0 DA FIR v9.0

– 在GUI中,报告COE文件中的无效参数的错误以不同的基本格式显示。

请参阅(Xilinx答复14202)

LogiCORE DDC v1.0

– DDC可以在Spartan-3和Virtex-II Pro器件中实现。

请参阅(Xilinx答复18937)

LogiCORE 32点可配置FFT v3.0

– 输出数据似乎位于错误的箱中。

请参阅(Xilinx答复18901)

LogiCORE 1024-pt FFTv1.0

– FFT / IFFT数据手册中的Block RAM配置与硬件配置不匹配。

请参阅(Xilinx答复15311)

LogiCORE 16-pt FFT v2.0

– 16点Virtex FFT的切片利用率大于64点FFT的切片利用率。

请参阅(Xilinx答复8765)

LogiCORE 256-pt FFT v2.0

– Virtex-II器件的FFT会导致PAR警告和错误。

请参阅(Xilinx答复13173)

LogiCORE 32-pt FFT v1.0

– 没有Verilog模型可用于FFT内核。

请参阅(Xilinx答复11155)

LogiCORE 64-pt FFT v2.0

– 在64点FFT v2.0中,RESULT信号未正确复位。

请参阅(Xilinx答复15383)

LogiCORE FFT

– 仿真所有固定网表FFT(64,256,1024)内核会产生许多警告。

请参阅(Xilinx答复14861)

LogiCORE FFT

– 有关在RAM X(TMS配置)写入操作期间到固定网表FFT(64,256,1024)内核的输出连接的信息。

请参阅(Xilinx答复9288)

xFFT v3.0

– 有关Radix 2或Radix 4 Burst模式输出顺序的信息。

请参阅(Xilinx答复18825)

LogiCORE MAC FIR v5.0

– 有关在同一项目中支持具有不同COE文件的多个MAC FIR的信息。

请参阅(Xilinx答复16433)

– 反标注Verilog仿真导致内存冲突错误。

请参阅(Xilinx答复16106)

– 输出寄存器需要额外的资源用于多MAC结构。

请参阅(Xilinx答复20010)

LogiCORE乘法器发生器

– 使用Synopsys VCS无法编译乘法器生成器模型。

请参阅(Xilinx答复19520)

LogiCORE Reed Solomon v5.0

– 有关GUI中Ghost Enable引脚的信息。

请参阅(Xilinx答复19526)

请登录后发表评论

    没有回复内容