M1.3/M1.4 CPLD HIPOP – HITOP挂9500设计-Xilinx-AMD社区-FPGA CPLD-ChipDebug

M1.3/M1.4 CPLD HIPOP – HITOP挂9500设计

描述

Keywork:希托普,杭

紧迫性:标准

一般描述:
当通过下面的命令执行设计时:
HITop-F./XC9500 .NGD -D设计-S—L设计.Log-O设计

解决方案

决议:

对于M1.3-
除了升级到M1.4之外没有其他解决方案。

对于M1.4-
在执行选项模板中打开用于多级逻辑优化的开关(默认情况下通常是打开的)

注意:这是固定在M1.5中,在那里你不需要打开MultIOrthyLogLogiPopt来完成HITPO,但是你仍然需要它来适应它。

请登录后发表评论

    没有回复内容