LogiCORE CIC v3.0  – 级联集成梳(CIC)滤波器内核是否适用于Spartan-3,Virtex-II Pro或Virtex-4?-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE CIC v3.0 – 级联集成梳(CIC)滤波器内核是否适用于Spartan-3,Virtex-II Pro或Virtex-4?

问题描述

在CORE Generator GUI中,CIC Core不适用于Virtex-II Pro,Virtex-4和Spartan-3。是否有计划为这些器件提供此核心?

解决/修复方法

级联积分梳状滤波器LogiCORE已被CIC编译器取代。 CIC编译器包括对Spartan-3,Virtex-4和Virtex-5系列的支持,应该用于所有新设计。

Virtex-II / Virtex-II Pro和Virtex-4 / Spartan-3的FPGA架构类似。 Virtex-4 / Spartan-3和Virtex-II / Virtex-II Pro之间的根本区别在于具有两个普通片(SliceM)和两个非SRL16E / RAM16x1(SliceL)的CLB。只要不使用关系放置宏(RPM),这些差异不会影响在Virtex-4或Spartan-3中使用Virtex-II内核。

要将核心用于Virtex-4或Spartan-3,请按照下列步骤操作:

1.将ISE项目的器件更改为Virtex-II。

2.选择“添加新源”(到您的ISE项目)并选择CORE Generator IP。

3.运行CORE Generator GUI并生成CIC Core。

4.将ISE项目的器件更改回Spartan-3。

5.在顶级源中实例化核心。

6.如果需要重新参数化核心,请重复步骤1-4。

7.在实施设计之前,请确保已关闭RPM。

注意:对于Virtex-4或Spartan-3,区域和速度的性能数字将与CIC Core的Virtex-II Pro实现不同。

对于System Generator for DSP v6.1或更高版本,可以使用CIC参考设计,可以针对Spartan-3或Virtex-4。该设计位于DSP子菜单下的Xilinx参考模块集中。但是,功能集不包括可编程的速率变化。

请登录后发表评论

    没有回复内容