LogiCORE SPI-4.2(POS-PHY L4)v6.1-当我以动态相位对准方式定位2V3000时,PAR报告一个信号未完全布线-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE SPI-4.2(POS-PHY L4)v6.1-当我以动态相位对准方式定位2V3000时,PAR报告一个信号未完全布线

问题描述

一般问题描述:

当我在v6.1 SPI-4.2内核上运行工具实现,该内核针对动态相位对齐配置中的2V3000FF1152-5时,PAR报告一个信号未完全布线。

当我在FPGA编辑器中打开设计时,未布线的网络被标识为GLOBAL_LOGIC0(Ground)。

解决/修复方法

要避免此问题,请使用选项“-t <cost table value>”以不同的成本表条目重新运行PAR。有效的成本表值介于1和100之间。

例如

par -pl high -rl high -t 4 mapped.ncd routed.ncd

请注意,如果PAR命令中未使用成本表条目选项,则该值默认为“1”。

请登录后发表评论

    没有回复内容