LogiCORE数字下变频器(DDC)v1.0  –  Virtex-4或Spartan-3 / 3E中是否提供或支持DDC内核?-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE数字下变频器(DDC)v1.0 – Virtex-4或Spartan-3 / 3E中是否提供或支持DDC内核?

问题描述

数字下变频器(DDC)v1.0在CORE Generator中表明它不支持Virtex-4或Spartan-3 / 3E。它何时支持这些架构,或者为Virtex-II Pro生成的DDC是否可以重新定位到这些架构之一?

解决/修复方法

Virtex-II / -II Pro和Virtex-4 / Spartan-3 / 3E的FPGA架构类似。 Virtex-4 / Spartan-3 / 3E与Virtex-II / -II Pro之间的根本区别在于具有两个普通片(SliceM)和两个非SRL16E / RAM16x1(SliceL)的CLB。只要不使用关系放置宏(RPM),这些差异不会影响在Virtex-4或Spartan-3 / 3E中使用Virtex-II Pro Core。

要将核心用于Virtex-4或Spartan-3 / 3E,请按照下列步骤操作:

1.将ISE项目的器件更改为Virtex-II Pro。

2.选择“添加新源”(到您的ISE项目)并选择CORE Generator IP。

3.运行CORE Generator GUI并生成DDC Core。

4.将ISE项目的器件更改回Virtex-4或Spartan-3 / 3E。

5.在顶级源中实例化核心。

6.如果需要重新参数化核心,请重复步骤1-4。

7.在实施设计之前,请确保已关闭RPM。

注意:对于Virtex-4或Spartan-3 / 3E,区域和速度的性能数字将不同于DDC Core的Virtex-II Pro实现。

对于System Generator for DSP v3.1或更高版本,可以使用DDC参考设计,可以针对Spartan-3 / 3E或Virtex-4。在MATLAB命令提示符下输入“demos”,然后选择“GSM的数字下变频器”。

请登录后发表评论

    没有回复内容