6.3i PAR  – “错误:位置:44  – 全局时钟x(BUFGMUXS)和y(BUFGMUXP)被锁定到主/辅站点对”-Altera-Intel社区-FPGA CPLD-ChipDebug