10.1 PrimeTime  – 为什么TRCE和PrimeTime为OFFSET IN分析计算的松弛有差异?-Altera-Intel社区-FPGA CPLD-ChipDebug

10.1 PrimeTime – 为什么TRCE和PrimeTime为OFFSET IN分析计算的松弛有差异?

问题描述

当端口驱动源寄存器和目标寄存器时,为什么TRCE和PrimeTime针对目标寄存器的OFFSET IN约束计算的松弛存在差异?

解决/修复方法

差异是由于TRCE和PrimeTime计算时钟路径延迟的方式。 TRCE使用时钟路径的相对最小延迟,但PrimeTime使用时钟路径的最大延迟。因此,OFFSET IN分析的松弛结果将会有所不同。

请登录后发表评论

    没有回复内容