7.1i XST  – “警告:Xst:1960  –  file.vhd行xx:潜在的仿真不匹配,在块blck1中声明的变量yy在块blck2中分配”-Altera-Intel社区-FPGA CPLD-ChipDebug