6.1i时钟向导 – 电路板偏移流程不会限制低频模式范围内的2倍时钟-Altera-Intel社区-FPGA CPLD-ChipDebug

6.1i时钟向导 – 电路板偏移流程不会限制低频模式范围内的2倍时钟

问题描述

关键字:体系结构,DCM,高,频率,周期,DLL_FREQUENCY_MODE,HF,LF,DRC

一般问题描述:

当我在时钟向导的电路板偏移流程中选择“CLK2X”时,2X时钟不受低频模式范围的限制。这应受DRC的限制,因为CLK2X只能用于低频范围。

解决/修复方法

最新的6.1i Service Pack中已修复此问题,可从以下位置获得:

http://support.xilinx.com/support/techsup/sw_updates

请登录后发表评论

    没有回复内容