6.1i MAP Virtex-II  –  MAP DRC不应允许RAM(或SRL16E)与FDRE打包在同一个片中-Altera-Intel社区-FPGA CPLD-ChipDebug