Spartan-II / -IIE / -3 / -3E  – 器件中的所有VCCINT,VCCAUX或VCCO引脚是否都在内部连接?-Altera-Intel社区-FPGA CPLD-ChipDebug

Spartan-II / -IIE / -3 / -3E – 器件中的所有VCCINT,VCCAUX或VCCO引脚是否都在内部连接?

问题描述

Spartan-II / -IE / -3 / -3E器件中的所有VCCINT,VCCAUX和VCCO引脚是否都在内部连接?

解决/修复方法

VCCINT

VCCINT输入在芯片内部提供共同的金属化,因此它们在内部连接。但是,所有VCCINT焊球都应焊接,以获得最佳的去耦电容性能,并最大限度地降低电源轨上的IR压降和噪声。

VCCINT(或ICCINT)的分布甚至连接不完整。虽然您的设计可能会起作用,但它会受到不受控制的内部VCC跌落和VCC噪声的影响。 Xilinx不推荐这种方法。

VCCAUX

注意:VCCAUX引脚仅存在于Spartan-3和Spartan-3E中。

芯片上的所有VCCAUX凸点都连接到公共金属互连和层压封装上的公共连接。

与VCCINT一样,不应将任何VCCAUX引脚保持未连接状态,因为它会增加旁路电容的电感,并会略微增加噪声和抖动。必须绕过VCCAUX引脚。

有关VCCAUX的更多信息,请参阅(Xilinx答复11182)

VCCO

VCCO引脚仅连接在一起用于同一存储体中的引脚。

数据手册中详细介绍了连接封装引脚的设计规则。

Pin-out Tables文档中的Spartan-3数据表位于:

http://www.xilinx.com/support/documentation/spartan-3.htm

Pin-out Tables文档中的Spartan-3E数据表位于:

http://www.xilinx.com/support/documentation/spartan-3e.htm

有关Spartan-3 3.3V配置的更多信息,请参阅XAPP453:

http://www.xilinx.com/support/documentation/application_notes/xapp453.pdf

其他相关参考资料包括Spartan-3 Generation FPGA用户指南(UG331):

http://www.xilinx.com/support/documentation/user_guides/ug331.pdf

和Spartan-3代配置用户指南(UG332):

http://www.xilinx.com/support/documentation/user_guides/ug332.pdf

请登录后发表评论

    没有回复内容