3.2 EDK  – 对于UART 16550/16450 0级驱动程序,CLOCK_HZ未传递给xparameters.h-Altera-Intel社区-FPGA CPLD-ChipDebug