如何在器件进入用户模式后立即关闭带隙,它将使用Bandgap = Disables?-Xilinx-AMD论坛-FPGA CPLD-ChipDebug

如何在器件进入用户模式后立即关闭带隙,它将使用Bandgap = Disables?

请执行以下步骤:实例化IPExpress.b中提供的“电源控制器”模块。在IPExpress GUI中,选择/勾选“启用待机标志”选项和“待机时关闭带隙”.c。现在,要关闭Bandgap,有两种方法:1。开发一个逻辑/ FSM,驱动设计中电源控制器模块的“USERSTDBY”输入。该信号的上升沿开始关闭序列进入支持。该信号的下降沿从待机状态开始唤醒序列。第二种方式是Hardwiring。您可以将“DONE”引脚硬连线到“USERSTDBY”,以便在配置后立即关闭Bandgap。为此,您需要将USERSTDBY端口连接到器件上的外部引脚,并将其连接到外部的DONE引脚。您还需要在电子表格视图,全局首选项选项卡中启用DONE持久性。

请登录后发表评论

    没有回复内容