FPGA能与外部晶体振荡器一起用作放大器吗?-Xilinx-AMD论坛-FPGA CPLD-ChipDebug

FPGA能与外部晶体振荡器一起用作放大器吗?

描述

紧迫性:标准

一般描述:

熟悉3000系列机载振荡器的人可能需要

尝试用附加的Spartan或类似的FPGA制造AMP

晶体振荡器外部。

解决方案

不推荐使用XC9500、XC5200的晶体振荡器,

XC400 0E/EX/XL/XLA,VIETEX/VIETEXE或Spartan/斯巴坦克斯/SpartanII

创建时钟信号。

使用FPGA或CPLD作为晶体振荡器在功率上是浪费的,

而且在引脚。一个现成的振荡器是更有益的,因为它是放在一起。

用适当的电路来保持有效的时钟信号。它可靠启动

消耗最少的功率。

对于所有频率:

使用两个IOBs,一个作为输入,另一个作为输出,导致多级线性。

放大器增益过大,增益过快,从而产生高相位失真,

所有导致不稳定,在高功率消耗之上。

关于非常低的频率:

32千赫晶体(用于每只现代手表)具有较高的阻抗。

比我们通常使用的高频晶体需要更多的增益。所以

不要尝试使用XC3000型FPGA。

请登录后发表评论

    没有回复内容