VCU1525  –  QSFP0 / QSFP1和USER_SI570时钟上出现意外行为-Xilinx-AMD社区-FPGA CPLD-ChipDebug

VCU1525 – QSFP0 / QSFP1和USER_SI570时钟上出现意外行为

问题描述

在一些VCU1525电路板上,可以看到QSFP0 / QSFP1时钟频率为161MHz,而不是记录在案的156.25MHz时钟。

此外,USER_SI570时钟不会切换。

解决/修复方法

为了使用156.25MHz QSFP0 / QSFP1速率,用户需要适当地驱动两个QSFP#_FS [1:0]引脚,然后发出QSFP0_REFCLK_RESET。
它的上电频率为156.25MHz,不需要任何GPIO来配置其速率。
可以将300MHz时钟馈送到MMCM,也可以从IBUFDS_GT – > BUFG馈送MGT_SI570_CLOCK0,而不是使用USER_SI570时钟。
请登录后发表评论

    没有回复内容