软判决FEC(SDFEC)v1.1(第1版) – 仅仿真示例设计在Windows操作系统上生成不正确的激励-Xilinx-AMD社区-FPGA CPLD-ChipDebug

软判决FEC(SDFEC)v1.1(第1版) – 仅仿真示例设计在Windows操作系统上生成不正确的激励

问题描述

当我选择5G模式,并在Windows机器上仿真示例设计时,它无法完成仿真。

什么可能导致这个问题?

解决/修复方法

这是Soft-Decision FEC(SDFEC)v1.1中的已知问题,将在Vivado 2019.1中修复。

在Windows操作系统上生成仅5G仿真示例设计时会发生此问题。

用户可以使用Linux机器来解决此问题。

对于Windows操作系统上的Vivado 2018.3,用户可以从(Xilinx答复71873)下载SDFEC补丁来解决此问题。

请登录后发表评论

    没有回复内容