描述
关键词:OrCAD,Express,Windows,TimeSime,虚拟
紧迫性:标准
一般说明:如何使用Xilinx库中的TimeScript部分?
在使用OrCAD Express时指定全局时序约束?
解决方案
为了快速识别TimeScript部分,它必须
在编译时在网络表中放置一个“假”PIN。然而,
必须删除此虚拟PIN(以及任何相关联的网络)。
在建立/实现您的设计之前的网表
避免XACTStep和M1的错误。遵循以下步骤:
1、放置TimeScript部件并分配适当的Xilinx
定时属性,你通常会这样做。
2、用编译命令编译设计。
3、如果使用XACTSTEP,则打开生成的XNF,搜索
对于字符串“TimeSime”并移除该行:
PIN,傀儡,我,傀儡
这紧跟TimeScript实例之后。例如:
之前:
LCANET,6
PROG,EXPRESS.EXE,7.10,01 / 28/98
部分,5206PC84-5
Sym,U1,TimeSime,LIVER=2.0.0
PIN,傀儡,我,傀儡
EOF
结束
后:
LCANET,6
PROG,EXPRESS.EXE,7.10,01 / 28/98
部分,5206PC84-5
Sym,U1,TimeSime,LIVER=2.0.0
EOF
结束
4、如果使用M1,则搜索字符串“TimeSime”和
删除以下标记为“*”的部分
例子:
(Edif MyDead(EdiF版本2 0 0)(EDFFLASH 0)
(关键字0)
(状态)(时间戳1998,01,29,00,15,48)
(程序“Express .exe”(版本“7.1”))
(外部OrCADHL文库(EDFFLASH 0)
(技术(数字定义(规模1 1(单位距离)))
(单元类型)
(查看NETListView(ViepType NETLIST)
(界面
*(端口输入(方向输入))
)
)
)
(库主库(第0层)
(技术(数字定义(规模1 1(单位距离)))
(单元模式1(Cell型通用)
(查看NETListView(ViepType NETLIST)
(接口)
(内容)
(实例U1(VIEW)NETListVIEW
(CyrEF TimeScript(库RoF OrCADLL库))
(属性xILIX器件(String“TimeExc”))
)
*(网络虚拟)
*(参加)
*(Purrf虚拟)(SimuleReF U1)
*)
*)
)
)
(设计MyDesign(CeleRF Studia1(LabyReF主库)))
在这一点上,你可以正常地进行设计。Express将接力
TimeScript组件上指定的全局属性
适当的Xilinx实现工具(XACTSTEP或M1)。
对于更多的ORCAD相关的解决方案,请参阅OrCAD网页:
HTTP://www. OrCAD.COM/ODN/
HTTP//www. OrCAD.COM/TysServ/VANDROS/XILIXXM1.HTM
没有回复内容