M1示例-我如何实例化LogiBuxx模块?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

M1示例-我如何实例化LogiBuxx模块?

描述

关键词:LogiBuxx,实例化,范例,列奥纳多,伽利略

紧迫性:标准

一般描述:
如何将LogiBuxx组件实例化为示例性设计?

解决方案

1。创建一个LogiBox组件。在“设置”窗口中,选择“其他”作为“总线”符号的“供应商”和“()”。选择您的项目目录,器件家族,和选项,你通常会。

2。将组件实例化为Verilog/VHDL代码。LogiBuilx将为组件创建一个VEI(Verilog)或VHI(VHDL)文件。将这个文件剪切并粘贴到Verilog/VHDL代码中。它包含组件声明以及实例化模板。

三。像平常一样运行示范工具。但是,当EDFNETLIST被写入时,转到高级窗口并取消选择EDIF输出中的“允许写入数组(总线)”。这将确保总线符号匹配LoGiBLUX组件。

4。继续正常的M1流。确保NGO文件驻留在与EDF-网表相同的目录中。

请登录后发表评论

    没有回复内容