描述
关键词:Express、时钟缓冲器、BUFG、约束编辑器
紧迫性:标准
当使用Express 2 .x以XC4000系列或Spartan器件为目标时,
Express约束编辑器将不允许超过四的赋值
对信号的全局时钟缓冲器。这些器件将允许多达八个时钟。
要使用缓冲器。
解决方案
解决方案是在HDL代码中实例化所有所需的时钟缓冲区。
见(Xilinx解决方案3980)以VHDL为例。
见(Xilinx解决方案3999)在Verilog中的例子。
关键词:Express、时钟缓冲器、BUFG、约束编辑器
紧迫性:标准
当使用Express 2 .x以XC4000系列或Spartan器件为目标时,
Express约束编辑器将不允许超过四的赋值
对信号的全局时钟缓冲器。这些器件将允许多达八个时钟。
要使用缓冲器。
解决方案是在HDL代码中实例化所有所需的时钟缓冲区。
见(Xilinx解决方案3980)以VHDL为例。
见(Xilinx解决方案3999)在Verilog中的例子。
没有回复内容