列奥纳多:如何改变列奥纳多的命中率。(快速,Nodelay)-Xilinx-AMD社区-FPGA CPLD-ChipDebug

列奥纳多:如何改变列奥纳多的命中率。(快速,Nodelay)

描述

关键词:列奥纳多,范例,回转,速率,快速,无延迟

紧迫性:标准

一般描述:
列奥纳多现在用转换速率设置所有输出默认值。
快。下面描述如何改变转换速率

解决方案

以快速转换速率设置输出端口:
StItAtgult-端口& lt;

以慢摆率设置所有其他输出端口:
设置XLX*FASTHOLL SURW假

内部注释:使用M1.4与列奥纳多4.2,一个不能
通过UCF文件改变转换速率减慢

列奥纳多还默认输入寄存器NoTrime.
下面是如何在列奥纳多中设置延迟端口的方法。
比如说,从IGBF到IFD的信号称为DATAJIN。
读完之后,你可以这样做:

StItAtgult-端口DATAIN -名称延迟-值真

然后做“优化”,“写”,M1等。

还可以指定IFD的实例,如果它是
实例化,也就是网名。

StItAtgult-实例MyAiIFD-名称延迟-值true


Set属性-NETNETNAMEST-名称延迟-值TRUE。

如果需要,还应该指定介质延迟。
…梅德雷特。

请登录后发表评论

    没有回复内容