DATABOK 1998:引脚位置为40E/X不同意W/PUTOUT-Xilinx-AMD社区-FPGA CPLD-ChipDebug

DATABOK 1998:引脚位置为40E/X不同意W/PUTOUT

描述

关键词:DATABOOK,PIN定位,400 0E,400 0EX,400 0xL,
引脚

紧迫性:正常

一般描述:

有一个数据簿错误。请参阅DoCooCK 1998中的XC400 0E和XC400 0X的11/10/97、V1.4数据表。

第4-60页,表24,显示如下:
SGCK4,GCK5
A1: PGCK4,GCK6
A15:SGCK1,GCK7
A16:PGCK1,GCK8

但是,页4-112,XC400 5E/XL的PIN位置不一致(也所有其他)。
400 0E/X部分),并显示:
SGCK4,GCK6
A1: PGCK4,GCK7
A15:SGCK1,GCK8
A16:PGCK1,GCK1

解决方案

第4-112页的表格是正确的,4-60是不正确的。

请登录后发表评论

    没有回复内容