【提问】Spi模式設定(PYNQ-Z2)-Xilinx-AMD社区-FPGA CPLD-ChipDebug

已解决Spi模式設定(PYNQ-Z2)

我現在使用pynq z2板在 SPI 標準模式下傳輸數據,在程式碼中板子設置為”master”,

4a47a0db6e171102

fb5c81ed3a171025

但是我的項目需要在“slave”下使用z2板,我瀏覽了PG153 AXI Quad SPI Product Guide (https://docs.xilinx.com/r/en-US/pg153-axi-quad-spi/SPI-Control-Register) ,只找到bit 2 應設置為 0 ,且在此更改後卻無法正確運行。

10fb15c772171128

請指導我進行設置或調整,謝謝。

请登录后发表评论

    • 热门评论
      chipdebug的头像-ChipDebugchipdebug徽章-创作大使-ChipDebug等级-LV3-ChipDebug超级版主2