intel FPGA 硬件兼容设计-Altera-Intel社区-FPGA CPLD-ChipDebug

intel FPGA 硬件兼容设计

intel器件在同一个系列有些封装在不同资源下是可以兼容硬件设计的。下面来说一下硬件兼容设计。

打开Chip Planner,在菜单View下面点击Pin Migration View,如下图。

图片[1]-intel FPGA 硬件兼容设计-Altera-Intel社区-FPGA CPLD-ChipDebug

 

现在我们要对器件 10AX048E4F29I3LG和10AX022E3F29E2SG兼容设计时管脚应该怎样连接。

1、点击Pin Migration View窗口左下角的Device…,进入Device窗口界面。

图片[2]-intel FPGA 硬件兼容设计-Altera-Intel社区-FPGA CPLD-ChipDebug

 

2、点击Device窗口左下角的Migration Devices…,进入Migration Devices窗口

图片[3]-intel FPGA 硬件兼容设计-Altera-Intel社区-FPGA CPLD-ChipDebug

 

3、在Migration Devices窗口Selected migration devices窗口是指目前工程中选择的器件,可以在Device界面进行选择。Compatible migration devices是指可以选择与工程器件进行兼容的,复选框Show all speed grades勾选之后会看到更多不同速率等级的器件。我们这里要对比的10AX048E4F29I3LG和10AX022E3F29E2SG中,就需要勾选Show all speed grades才能看到10AX022E3F29E2SG。选择要比较的器件。

图片[4]-intel FPGA 硬件兼容设计-Altera-Intel社区-FPGA CPLD-ChipDebug

 

4、点击OK之后,进入Pin Migration View窗口可以看到三列对比。其中Migration Result就是设计结果。

图片[5]-intel FPGA 硬件兼容设计-Altera-Intel社区-FPGA CPLD-ChipDebug

 

5、勾选Show migration defferences,可以明显看到两个器件差异的地方。另外对比结果可以导出。

图片[6]-intel FPGA 硬件兼容设计-Altera-Intel社区-FPGA CPLD-ChipDebug

 

 

 

 

 

请登录后发表评论

    没有回复内容