易灵思FPGA 模拟HDMI 1.4 跑到750MHz(1080P显示)-易灵思(Elitestek)社区-FPGA CPLD-ChipDebug

易灵思FPGA 模拟HDMI 1.4 跑到750MHz(1080P显示)

易灵思钛金系列FPGA Ti60F255的开发板一直没能挤出时间来移植一下HDMI 1.4的显示方案,今天我们就来挑战一下IO模拟1080P60,把易灵思Ti60 FPGA干到750MHz主频!

 

这部分采用FPGA模拟的话,电路其实非常简单,加了EMC芯片后的原理图如下所示。

图片[1]-易灵思FPGA 模拟HDMI 1.4 跑到750MHz(1080P显示)-易灵思(Elitestek)社区-FPGA CPLD-ChipDebug

 

HDMI 采用和 DVI 相同的传输原理——TMDS最小化传输差分信号。TMDS 传输系统分为两个部分:发送端和接收端。TMDS 发送端收到HDMI 接口传来的24bit RGB信号,然后对这些数据进行编码和并/串转换,再将RGB 信号的数据分别分配到独立的传输通道发送出去。接收端接收来自发送端的串行信号,对其进行解码和串/并转换,然后发送到显示器的控制端;与此同时也接收时钟信号,以实现同步。

图片[2]-易灵思FPGA 模拟HDMI 1.4 跑到750MHz(1080P显示)-易灵思(Elitestek)社区-FPGA CPLD-ChipDebug

网上很多FPGA模拟HDMI PHY的设计,可参见https://zhuanlan.zhihu.com/p/435937460。其中以Digilent的HDMI IP最为常见,其采用VHDL模拟TMDS,用FPGA实现HDMI的收发,节省了外部PHY芯片的成本(https://github.com/Digilent/vivado-library)。

图片[3]-易灵思FPGA 模拟HDMI 1.4 跑到750MHz(1080P显示)-易灵思(Elitestek)社区-FPGA CPLD-ChipDebug

 

Digilent HDMI IP方案,后来很多朋友其他平台上都有移植,我也在Xilinx和安路上都有移植测到过,其采用VHDL实现,稍微有点复杂。不过今天我将在FAE王奇的基础上,消化吸收另一个HDMI tx ip(采用Verilog编写,结构很简单),在易灵思Ti60 FPGA挑战下1080P60(其实主频主要还是看收发器的速率)。这里也感谢这个HDMI IP创作者的劳动果实,Verilog Header如下:

图片[4]-易灵思FPGA 模拟HDMI 1.4 跑到750MHz(1080P显示)-易灵思(Elitestek)社区-FPGA CPLD-ChipDebug

 

给出目前的框图,如下所示,外部输入25M,由Interface的PLL生成150/750MHz(离开148.5MHz有点偏差也没关系),hdmi_ip接收前面测试的RGB数据后,模拟HDMI协议发送给外部,在显示器上显示。由于TMDS用10bit编码,FPGA采用DDR模式进行数据发送,因此当串行时钟是像素时钟的10/2=5倍。
 

图片[5]-易灵思FPGA 模拟HDMI 1.4 跑到750MHz(1080P显示)-易灵思(Elitestek)社区-FPGA CPLD-ChipDebug

 

我们在Interface中配置PLL,这里输入25M,输出150+750MHz,如下图所示:

图片[6]-易灵思FPGA 模拟HDMI 1.4 跑到750MHz(1080P显示)-易灵思(Elitestek)社区-FPGA CPLD-ChipDebug

 

另外,这里的关键是我们采用易灵思的Double Data IO,配置如下,这里将hdmi_tx_data和hdmi_tx_clk都打开了resync模式:

图片[7]-易灵思FPGA 模拟HDMI 1.4 跑到750MHz(1080P显示)-易灵思(Elitestek)社区-FPGA CPLD-ChipDebug

 

 

查询Efinity help文档,可以看到DDIO的Resync Mode,用户在Clock下降沿输入OUT0+OUT1,GPIO在上升沿输出OUT0,在Clock下降沿输出OUT1,从而达到了倍频的目的(这里的HI就是OUT0,LO就是OUT1)。

 

图片[8]-易灵思FPGA 模拟HDMI 1.4 跑到750MHz(1080P显示)-易灵思(Elitestek)社区-FPGA CPLD-ChipDebug

 

那么在代码中,我们需要驱动GPIO DDIO前的HI与LO,我们的顶层代码如下:

图片[9]-易灵思FPGA 模拟HDMI 1.4 跑到750MHz(1080P显示)-易灵思(Elitestek)社区-FPGA CPLD-ChipDebug

 

这部分通过serdes_4b_10to1.v文件编码输出,相关代码如下所示:

图片[10]-易灵思FPGA 模拟HDMI 1.4 跑到750MHz(1080P显示)-易灵思(Elitestek)社区-FPGA CPLD-ChipDebug

 

 

最后,采用Efinity进行综合,上图中的逻辑跑到了750MHz,DDIO实现了1.5Gbps的带宽。DDIO 1.5Gbps已经是易灵思的瓶颈了,虽然时序有一点小违例(150M到750M跨时钟域部分电路),但是HDMI 1080P60已经成功显示,如下所示(盗用8年前的图,懒得拍)。

图片[11]-易灵思FPGA 模拟HDMI 1.4 跑到750MHz(1080P显示)-易灵思(Elitestek)社区-FPGA CPLD-ChipDebug

 


本来打算移植LVDS模式,但是频率上不去,目前怀疑HDMI电路还得加上拉电阻,当前版本省略了,以后有机会再试试。下一步,上T35移植HDMI测试一下能跑到多少频率,至少应该能跑720P吧?

 

图片[12]-易灵思FPGA 模拟HDMI 1.4 跑到750MHz(1080P显示)-易灵思(Elitestek)社区-FPGA CPLD-ChipDebug

 

 

 


 

 

 

请登录后发表评论

    没有回复内容