CPLD XC9500系列-什么是所有XC9500器件所需的擦除时间-Xilinx-AMD社区-FPGA CPLD-ChipDebug

CPLD XC9500系列-什么是所有XC9500器件所需的擦除时间

描述

一般描述:

为什么9500个器件所需的擦除时间似乎

当使用SF文件时,从系统到系统各不相同?

解决方案

所有XC9500器件所需的擦除时间为2.6秒。

这个时间可以在任何或所有的存在下扩展。

下列情况:

(a)低噪声系统VCC -典型的VCC高于或高于5V

必修的。VCC连接必须具有足够的解耦。

每个器件。

(b)过大的系统接地噪声-固体接地信号

需要确保内部充电泵的有效运行。

(c)等待时间程序的不正确执行

理想情况下,等待时间应独立于TCK实现。

优选地,它应该实现为等待时间依赖于

一个内部独立时钟的最佳精度。

JTAGProgrammer有时可以补偿这些情况。

因为在与系统的交互中,它可以确定

这些器件需要更长的时间来擦除和调整值。

合适的。

由于静态生成的SF文件没有这样的文件

能够与系统交互并修改它们的奢侈品

适当的行为。

请登录后发表评论

    没有回复内容