A1.5时序分析器:不能使用禁用时序约束对话框禁用时间GRPS上的偏移量限制。-Xilinx-AMD社区-FPGA CPLD-ChipDebug

A1.5时序分析器:不能使用禁用时序约束对话框禁用时间GRPS上的偏移量限制。

描述

一般描述:在A1.5中,允许使用新的偏移约束形式。

以下语法:

TimeGRP“组”偏移={in in Out} OffStCyTime[单元] {} }之前的网

〔CKKYNET〕[时间GRP“ReGrand”];

例如:

在CLK之前,TimeGRP输入垫偏移=20;

使用时序分析器GUI,禁用约束对话框(路径过滤器-GT;

时序约束过滤器&禁用时间限制)不能用于选择

并且禁用上述类型的时序约束。

解决方案

这是固定在M1.5 I和服务包。

当前解决此问题需要手工编辑PCF文件。

在文本编辑器中打开设计.PCF文件并注释出您的约束

希望禁用。

例如:

在CLK之前,TimeGRP输入垫偏移=20;

将成为:

在CLK之前,20的时间GRP输入垫偏移=

保存PCF文件,然后重新运行计时分析器。评论出来

约束将不再被分析。

请登录后发表评论

    没有回复内容