F1.5,Active VHDL3.2,SyoPSys:如何将包添加到活动的VHDL预编译库中。-Xilinx-AMD社区-FPGA CPLD-ChipDebug

F1.5,Active VHDL3.2,SyoPSys:如何将包添加到活动的VHDL预编译库中。

描述

关键词:基础,HDL编辑器,语言助手,主动VHDL,SyoPySe,

紧迫性:标准

一般描述:
如何将包添加到包含活动VHDL的预编译库中?

例子:
在综合设计时可以使用SyopSype属性库包。
从F1.5与SyoSysExpress编译器。例如:

库系统;
使用SyopPys.属性

然而,当在主动VHDL行为仿真器中编译此HDL文件时,
产生下列错误:

ELBLUE:精细化过程。
错误:包未找到:属性(库:SyopSyS)
ELBUL:错误:用错误完成精加工过程。
设计:错误:细化失败

解决方案

主动VHDL附带大量的预编译库。如果需要将包添加到预先存在的库中,请遵循以下步骤:

选择“库管理器”选项卡。如果此选项卡在打开窗口中不可用,请从以下选项中选择:
查看-库管理员

选择所需的库和鼠标右键单击。选择“读/写”以允许修改库。

将所需的包/文件(.vHD文件)添加到项目源文件(在设计浏览器-文件窗口下;鼠标右键单击并选择“添加文件到设计”)。

选择包/文件(点击一次)和鼠标右键单击。选择“属性…”。
现在选择“编译”选项卡,并选择要将包/文件添加到的库。选择“确定”。

最后,选择包/文件(单击之前)和鼠标右键单击。选择“编译”。

包/文件将被添加到库中。可以通过检查库内容来验证这一点。
现在可以从源文件中删除包/文件。它不会影响你的库。

对于SypopsiS.属性包:
它可以在$xilinx\Syth\Lab\Pask\SyopSys\Src\Atvest.VHD中找到。

请登录后发表评论

    没有回复内容