LogICORPCI-是否有足够的时间配置FPGA在PCI复位(RSTβ)被释放之前(PCI总线配置时序细节)?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

LogICORPCI-是否有足够的时间配置FPGA在PCI复位(RSTβ)被释放之前(PCI总线配置时序细节)?

描述

一般描述:

FPGA配置在PCI总线上允许多少时间?

解决方案

V3.0PCI规范包括一个名为TPVRH的参数,定义为“电源良好”和RST“的”断言之间所需的时间。TPVRH是100毫秒,这意味着FPGA在RST被断言之前有100毫秒的配置。应该有可能在这个时间段配置FGPA。请评估配置选项,并选择一个配置100毫秒内的部分。在许多情况下,这需要使用SELECT MAP配置模式。有关配置选项的更多信息,请参阅器件的器件数据表。

如果PCI核心是一个64位有能力的器件,那么它必须被配置为时间RTS*被断言;否则,它可能会丢失Req64α的断言,它指示64位PCI总线。

请登录后发表评论

    没有回复内容