导师:我可以带一个非导师设计进入QuiSIM II的板级时序仿真吗?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

导师:我可以带一个非导师设计进入QuiSIM II的板级时序仿真吗?

描述

关键词:板、仿真、QuigSIM、板级

紧迫性:标准

一般描述:

我已经在一个面向Xilinx部分的第三方工具中完成了我的设计,
并且已经通过Xilinx工具,现在我想做一个
板级定时仿真。这是可能的吗?

解决方案

是的,这可能做到以下几点:

1)创建电路板级示意图。关于Xilinx的符号
组件确保向实例添加以下属性:

LCAI技术到目标体系结构,即XC400 0E,类型为字符串。

XILNXXSIM型模型的表达式,使其可以动态
在功能和时间之间发生了变化。

2)确保运行NGD2EDF-V导师,或者使用GUI确保
在执行中选择“QuigSIM”选项-&选项;
仿真对话框设计时进行处理。

3)在Xilinx FPGA设计中运行PLDYEDF2TIM。

4)在创建板级示意图后,用符号表示
Xilinx FPGA上,运行’XBVPT-T’-T的时序,在电路板设计。
这将将Xilinx特定属性写入到板级视图中。

5)运行ReGeMead以使用组件注册EDM模型
在Xilinx组件上的ReGMID-T。如果使用PLDYEDF2TIM默认值,
然后,将在DealNAMEILIb/Debug Nosi/VIEWS1上运行ReGMMead

您现在可以运行QuixSIM II进行时序仿真。

注意:对于流程、脚本和用法的更详细描述,
请使用(Xilinx解决方案2560)。这将是所有的脚本,用法,
和流,用于运行功能和计时板级仿真。

请登录后发表评论

    没有回复内容