1.5 I/2.1I:TrCE报告在XV器件中BUFGLS的时钟延迟(歪斜)的大差异-Xilinx-AMD社区-FPGA CPLD-ChipDebug