1.5 I XC400 0x* PAR -Express设计与非RLC携带链和科雷根模块可能不到位。-Xilinx-AMD论坛-FPGA CPLD-ChipDebug