1.5 i VyTeX-MAP- FATALLUBEY XVKMA:XVKMAPER:C:1691: 1.112不能满足LOC/RLOC约束-Xilinx-AMD社区-FPGA CPLD-ChipDebug

1.5 i VyTeX-MAP- FATALLUBEY XVKMA:XVKMAPER:C:1691: 1.112不能满足LOC/RLOC约束

描述

FATALL错误XVKMA:XVKMAPER:C:1691: 1.112不能满足COMP U1/I$I7的LOC/RLOC约束。

这种情况涉及试图用Mult1和相同的切片包装LUT。

解决方案

这个问题的解决方案包含在1.5 I服务包1中。详情
在此服务包见HTTP://www. xLimx.com /TycDoSs/514HTM

请登录后发表评论

    没有回复内容