M1.5 I SP2 XC400 0XV定时- PAR DOE不优化路由,由于速度文件问题。-Xilinx-AMD社区-FPGA CPLD-ChipDebug