F1.5 ISP2:9500 XL设计与FDCE,FDPE,或其他CE元件需要这个新的JEDEC文件创建更新。-Xilinx-AMD社区-FPGA CPLD-ChipDebug