5.1i时序分析器/TrCE(跟踪)-数据表报告与冗长路径报告不一致-Xilinx-AMD社区-FPGA CPLD-ChipDebug

5.1i时序分析器/TrCE(跟踪)-数据表报告与冗长路径报告不一致

描述

一般描述:

为什么数据表报告在非专用时钟资源上出现歪斜,而正常的、冗长的路径报告却没有?

解决方案

详细的路径报告包括公共时钟源之间的歪斜分析,但它不包括在默认周期分析报告中的异常时钟源之间的偏移。数据表报告和邮票模型包括这种歪斜分析,因为它影响外部时序模型。

请登录后发表评论

    没有回复内容