ViTEX/-II/-II PRO/- 4 / – 5 -在电源斜坡期间ViTEX器件的I/O引脚会发生什么?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

ViTEX/-II/-II PRO/- 4 / – 5 -在电源斜坡期间ViTEX器件的I/O引脚会发生什么?

描述

I/O引脚在上电时会发生什么变化?

解决方案

如果推荐的接通电源接通,IOBs将继续保持3路通电。推荐的上电顺序是VCCNT、VCUAX和VCCO,或者VCCIT,其次是VCCIO,用于较早的没有VCUAX轨道的器件。他们将保持在这3个状态,直到上电复位脉冲已经完成。

在Virtex族(即,XCVXXX)中,一旦施加功率,模式引脚就被采样。模式引脚确定IOB上拉是否将被添加,或者它们是否在配置之前浮动。从ViTeX II器件开始,引入了HSWAPPEN引脚,如果IOB上拉启用了预配置,则控制该引脚。如果没有应用HSWAPPEN,则IOBs会浮动。

请登录后发表评论

    没有回复内容