描述
一般描述:
在仿真过程中,必须在规范中指定的S/T/S的所有信号上放置上拉。
解决方案
被指定为S/T/S(持续3状态)的规范中的所有信号都必须具有上拉仿真总线上拉的能力,否则仿真将失败。
问题的信号是:
Frasy*,IrdY,TrdY,,So,CyrRun,Poels*,Prr.S.
Req64α,AK64α
注意:Xilinx UNISM库组件“PulLUP”应用于功能仿真。有关如何实例化PulLUP组件的示例,请参阅答案数据库。
一般描述:
在仿真过程中,必须在规范中指定的S/T/S的所有信号上放置上拉。
被指定为S/T/S(持续3状态)的规范中的所有信号都必须具有上拉仿真总线上拉的能力,否则仿真将失败。
问题的信号是:
Frasy*,IrdY,TrdY,,So,CyrRun,Poels*,Prr.S.
Req64α,AK64α
注意:Xilinx UNISM库组件“PulLUP”应用于功能仿真。有关如何实例化PulLUP组件的示例,请参阅答案数据库。
没有回复内容