2.1I COREGEN,F2.1I基础,NGDBug:未扩展的块错误…因为块上有一个或多个插脚…没有找到-Xilinx-AMD社区-FPGA CPLD-ChipDebug

2.1I COREGEN,F2.1I基础,NGDBug:未扩展的块错误…因为块上有一个或多个插脚…没有找到

描述

关键词:系数、核、ViTEX、乘法器、NGDBug

紧迫性:标准

一般描述:
NGDBug产生与以下类似的未展开错误
在处理基础设计时的翻译过程中
V1.0核心发生器动态常系数乘法器
V1.0可变并行乘法器的Virtex:

“文件& lt;MuleMyNo.G.N.Go不能合并成块U1(类型=
因为模块上的一个或多个引脚,包括引脚CE,
文件中未找到。请确认实例化的所有引脚。
组件匹配引脚在较低级别的设计块(不管情况)…

错误消息也可以引用可选引脚ACLR、ASET、SCLR。
在ViTEX变量并行乘法器的情况下,SSET。

当在动态常系数上下文中发出错误时
乘法器,问题是CE引脚是在基础图上创建的。
符号,即使用户没有请求启用时钟。这个
导致与模块相关联的EDF文件不匹配,
它没有引用CE引脚。

类似于ViTEX变量乘法器,可选引脚CE,ACLR,ASET,
SSLR和SSET出现在生成的基础符号上
不管它们是否被请求,都是核心。

解决方案

这个问题在最新的2.1i服务包中是固定的:
HTTP://Spop.xILIX.COM/Sputp/TekSuff/SWI更新/

如果无法访问服务包,
解决方法是使用NET2Sym生成基础符号。
从模块的EDN文件,而不是核心的.xsf文件
生成器通常生成和使用作为输入。

(Xilinx解决方案α4631)有关如何运行NET2Sym的详细信息。

请登录后发表评论

    没有回复内容