1.5 ISP2 XVKDR:42信号时钟(CLK2X)是U4(BUFG)的驱动引脚-Xilinx-AMD社区-FPGA CPLD-ChipDebug
请登录后发表评论

    没有回复内容