4.1i核心生成器- VIETEX变量并行乘法器模块延迟与核心4K(XC4000)版本不匹配-Xilinx-AMD社区-FPGA CPLD-ChipDebug