如果输入频率低于25 MHz,VLTEXCKDLL会锁住吗?如果不是,那么CKDLL的输出会是什么样子?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

如果输入频率低于25 MHz,VLTEXCKDLL会锁住吗?如果不是,那么CKDLL的输出会是什么样子?

描述

如果对CKDLL的输入小于25 MHz,那么CKDLL会锁定吗?CLKDLL的输出会是什么样子?

解决方案

如果CLKDLL的输入频率小于25 MHz,则CKDLL将不锁定。因为输入时钟频率低于所需的最小输入时钟频率(CKLILF),所以CLKDLL不会锁定。CLKDLL将不断尝试实现对CLKIN信号的锁定,并且输出将在相位、周期和占空比中回转,因为控制逻辑试图锁定输入时钟。

有关CKDLL规范的更多信息,请参阅位于“VIETEX 2.5 V FPGA DC和切换特性”数据表中的DLL时序参数:

HTTP://Spop.xILIX.COM/XLNX/XWeb/XILIPu外宣SyDePas.jSP?SGulalNavPox&=;SdiaLaNavaPoice=&类别=-18777和iLangaGID=1

请登录后发表评论

    没有回复内容