XPLA2-快速模块中的分组信号-Xilinx-AMD社区-FPGA CPLD-ChipDebug

XPLA2-快速模块中的分组信号

描述

关键词:XPLA、CoolRunner、XPLA2、FAST、模块、群、信号

如何在XPLA2快速模块中分组信号?

解决方案

由于穿越全球ZIa的信号要么是2ns(XCR320),要么是4ns(XCR960)延迟,有时需要在快速模块内分组定时关键信号。

这是使用属性FMY组完成的。此属性可以在ABEL源文件或控件文件中指定。

例子:(请注意间隔。)

FSIM组SIGA SIGB SIGC

这指示fitter将该属性指定的信号列表放在同一快速模块中。请注意,单独使用此属性不指定用于信号放置的特定快速模块;它仅指示这些信号应该分组在一起。为了为信号组指定一个特定的快速模块,只需在A组节点或该快速模块中的PIN号中分配一个信号即可。

请登录后发表评论

    没有回复内容