基础4.1i仿真-“总线冲突”错误发生在一个具有三层缓冲器的多路复用器的仿真中-Xilinx-AMD社区-FPGA CPLD-ChipDebug

基础4.1i仿真-“总线冲突”错误发生在一个具有三层缓冲器的多路复用器的仿真中

描述

关键词:FNDTN,LogiBuxx,基础,功能仿真

紧迫性:标准

一般描述:
当我在一个包含使用三态缓冲器或LogiBuxx生成多路复用器的多路复用器的设计基础上执行功能仿真时,在标题为“总线冲突”的仿真中弹出一个窗口。

解决方案

这是基础逻辑仿真器的一个已知问题,并且生成的警告消息可以被安全地忽略。

当用多于四个输入生成LogiBuxMUX时,默认是使用三态缓冲器实现MUX。仿真器很难解释缓冲区并产生“总线冲突”错误。

你可以忽略那些弹出的警告,然后点击“取消”。

然而,对于时序仿真,您应该检查冲突源和持续时间。

请登录后发表评论

    没有回复内容